如何獲得低電平

2021-10-13 17:40:23 字數 5495 閱讀 1040

1樓:匿名使用者

如何產生負電壓?

1、電荷泵提供負壓

ttl電平/232電平轉換晶片(如,max232,max3391等)是最典型的電荷泵器件可以輸出較低功率的負壓。但有些lcd要求-24v的負偏壓,則需要另外想辦法。可用一片max232為lcd模組提供負偏壓。

ttl-in接高電平,rs232-out串一個10k的電位器接到lcm的vee。這樣不但可以顯示, 而且對比度也可調。 max232是+5v供電的雙路rs-232驅動器,晶片的內部還包含了+5v及±10v的兩個電荷泵電壓轉換器。

設計高壓電荷泵需要較多的開關,用分離元件實現起來就有點困難了,不如用電感來得簡單。一般地,1個三極體或mosfet,1個比較器或通用運放(做pwm振盪),1個電感,1個肖基特二極體和若干阻容元件就可以搞定。如果你的mcu自身帶有pwm介面,且軟體允許的話,就更簡單了。

2、反相器提供負壓

反相器的輸出接一個電容c1,c1的另一端接二極體d1的正極和二極體d2的負極,d1的負極接地,d2的負極接電容c2,c2的另一端接地。c2的容量要大於c1。例如,c1用0.

1μf,c2用 0.47μf,當然最佳數值可由試驗確定。反相器的輸入端加一個方波,其幅值應該能使反相器正常工作,那麼在反相器的輸出端就出現一個相位相反的方波。

電容c2上就會出現一個負電壓,理論上比電源電壓低0.7v,然後再穩壓到-5v。

3、負壓電源轉換器產生負壓

max749是一個專門用來產生負電壓的電源轉換器。 max749為倒相式pfm開關穩壓,輸入電壓 +2v至 +6v,輸出電壓可達-100v以上,可通過內部的d/a轉換器進行調節,或者通過一個pwm訊號或電位器進行調節。max749採用一種電流控制方法,既減小了靜態電流消耗,又提高了轉換效率。

關斷方式下,靜態電流僅為15ma。max749在關斷方式下仍保持dac的設定值,從而簡化了軟體控制。

使用max749產生負壓時應注意外圍元件的選擇,這裡特別說明幾點:

1) 電晶體:可以用pnp電晶體或p溝道mosfet。前者經濟,使用簡單,後者能提供更大電流,且轉換效率較高,但往往需要較高的輸入電壓(通常要求 +5v或 +5v以上)。

如使用2sc8550三極體,可以提供較大的輸出電流。

2) rsense:rsense是一個微阻值的檢測電阻,可以用一小段康銅絲代替,但不能直接用0ω電阻短路。rsense的大小與輸出電流成反比關係,因此可根據電流需要確定rsense的最大值,但為了保證轉換效率,不宜取得過小。

一般在輸出電壓為-24v的情況下,要求輸出電流為0.5a左右時, 可取rsense =0.25ω,輸出電流為0.

8a左右時,可取rsense =0.2ω。

3) rbase :rbase應足夠小以保證電晶體能處在飽和狀態,但rbase太小又降低了轉換效率,通常在160ω~470ω之間取值。

4) 另外,電感l的感值在22~l00mh之間,通常取47mh,為提高效率,電感的內阻要小,最好在300mω以下;二極體可用in5817 ~ in5822系列快恢復二極體;ccomp取決於rfb及電路佈局,通常在100pf ~ l0nf之間取值。

4、專用dc/dc電壓反轉器提供負壓

me7660是一種dc/dc電荷泵電壓反轉器,採用al柵 cmos工藝設計。該晶片能將輸入範圍為+1.5v至+10v的電壓轉換成相應的-1.

5v至-10v的輸出,並且只需外接兩隻低損耗電容,無需電感。晶片的振盪器額定頻率為10khz,應用於低輸入電流情況時,可於振盪器與地之間外接一電容,從而以低於10khz的振盪頻率正常工作。

me7660轉換器的特點如下:

1) 轉換邏輯電源+5v為±5v雙相電壓;

2) 輸入工作電壓範圍廣:1.5v~10v;

3) 電源轉換效率高:98%;

4) 低功耗:靜態電流為90μa(輸入5v時)。

me7660轉換器多用於lcd、介面轉換器及儀表等場合。

除上述方法之外,也可用一些輸出正電壓的dc/dc轉換器產生負壓,例如:降壓型開關穩壓器lm2596等,只需以gnd為參考鎖住反向調節器,在輸出參考等方面稍作改變就可以了。由於gnd端不是接地而是接到負輸出電壓端上,所以需要相應的電平轉換裝置(如光藕或三極體)。

在此不再贅述。可參考相關器件的應用手冊。

2樓:柒月黑瞳

輸入低電平(vil):保證邏輯閘的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於vil時,則認為輸入電平為低電平。

輸出低電平(vol):保證邏輯閘的輸出為低電平時的輸出電平的最大值,邏輯閘的輸出為低電平時的電平值都必須小於此vol。

對測量電纜的要求

雖然數字多用表常常使用無遮蔽的測試引線,但是這種連線方式在使用皮安計、靜電計和smu等進行低電平測量時一般是不合適的。這些儀器通常使用同軸電纜或三同軸電纜。

同軸電纜由遮蔽包圍的單芯導體組成,而三同軸電纜在第一層遮蔽之外又加入了第二層遮蔽。使用三同軸電纜時,為了減少電纜洩漏並儘量降低電路的上升時間,可以將內層遮蔽驅動到保護電位。外層遮蔽通常連到機箱地,有的時候連到公共端。

在這兩種情況下,考慮到安全因素,外層遮蔽的電位不得比機箱地高出 30v有效值(42.4v峰值)。一定要使用編織緊密的遮蔽以避免靜電干擾。

同軸電纜和三同軸電纜都有低噪聲的產品型號,在低電平測量中應當使用這種電纜。低噪聲電纜的內部有石墨塗敷層,以儘量降低由摩擦電效應產生的電流。雖然普通同軸 電纜的洩漏和噪聲電流比低噪聲電纜要高,但是在某些情況下,普通的同軸電纜,如 rg-58可能還是適用的。

在測量高電阻時,電纜的絕緣電阻是很重要的。質量良好的三同軸電纜使用聚乙烯絕緣材料,其導體到遮蔽的典型絕緣電阻值大約為1tω/英尺。

當電纜的長度增加時,其電纜電阻、電容和洩漏電流等引數也會變化。所以重要之點是使所有的連線電纜儘可能地短。例如,電阻引數為1tω/英尺 、電容引數為100pf/英尺的電纜,當其長度為10英尺時,絕緣電阻為100gω、電容為1000pf。

電路里的電平是什麼? 怎麼判斷高,低電平?

3樓:愛做作業的學生

電平:是指兩功率或電壓之比的對數,有時也可用來表示兩電流之比的對數。

當輸入電平高於vih時,則認為輸入高電平;當輸入電平低於vil時,則認為輸入低電平。

電平的單位分貝用db表示。常用的電平有功率電平和電壓電平兩類,它們各自又可分為絕對電平和相對電平兩種。

輸出高電壓(voh):保證邏輯閘的輸出為高電平時的輸出電平的最小值,邏輯閘的輸出為高電平時的電平值都必須大於此voh。

輸出低電壓(vol):保證邏輯閘的輸出為低電平時的輸出電平的最大值,邏輯閘的輸出為低電平時的電平值都必須小於此vol。

擴充套件資料

電平與電壓的關係

從電壓電平的定義就可以看出電平與電壓之間的關係,電平的測量實際上也是電壓的測量,只是刻度不同而已,任何電壓表都可以成為一個測量電壓電平的電平表,只要錶盤按電平刻度標誌即可,在此要注意的是電平刻度是以1 mw功率消耗於600 ω電阻為零分貝進行計算的,即0db=0.775v。

電平量程的擴大實質上也是電壓量程的擴大,只不過由於電平與電壓之間是對數關係,因而電壓量程擴大n倍時,由電平定義可知,即電平增加20lgn(db)。

由此可知,電平量程的擴大可以通過相應的交流電壓表量程的擴大來實現,其測量值應為表頭指標示數再加一個附加分貝值(或量程分貝值)。附加分貝值的大小由電壓量程的擴大倍數來決定。

4樓:匿名使用者

概念人們在初學「電」的時候,往往把抽象的電學概念用水的具體現象進行比喻。如水流比電流、水壓似電壓、水阻喻電阻。解釋「電平」不妨如法炮製。

我們說的「水平」,詞典中解釋與水平面平行、或在某方面達到一定高度,引申指事物在同等條件下的比較結論。如人們常說到張某工作很有水平、李某辦事水平很差。這樣的話都知其含義所在。

即指「張某」與「李某」相比而言。故借「水平」來比喻「電平」能使人便於理解。

使用「db」有兩個好處:其一讀寫、計算方便。如多級放大器的總放大倍數為各級放大倍數相乘,用分貝則可改用相加。

其二能如實地反映人對聲音的感覺。實踐證明,聲音的分貝數增加或減少一倍,人耳聽覺響度也提高或降低一倍。即人耳聽覺與聲音功率分貝數成正比。

例如蚊子叫聲與大炮響聲相差100萬倍,但人的感覺僅有60倍的差異,而100萬倍恰是60db。

[編輯本段]邏輯電平的一些概念

要了解邏輯電平的內容,首先要知道以下幾個概念的含義:

1:輸入高電平(vih): 保證邏輯閘的輸入為高電平時所允許的最小輸入高電平,當輸入電平高於vih時,則認為輸入電平為高電平。

2:輸入低電平(vil):保證邏輯閘的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於vil時,則認為輸入電平為低電平。

3:輸出高電平(voh):保證邏輯閘的輸出為高電平時的輸出電平的最小值,邏輯閘的輸出為高電平時的電平值都必須大於此voh。

4:輸出低電平(vol):保證邏輯閘的輸出為低電平時的輸出電平的最大值,邏輯閘的輸出為低電平時的電平值都必須小於此vol。

5:閥值電平(vt): 數位電路晶片都存在一個閾值電平,就是電路剛剛勉強能翻轉動作時的電平。

它是一個界於vil、vih之間的電壓值,對於cmos電路的閾值電平,基本上是二分之一的電源電壓值,但要保證穩定的輸出,則必須要求輸入高電平》 vih,輸入低電平 vih > vt > vil > vol。

6:ioh:邏輯閘輸出為高電平時的負載電流(為拉電流)。

7:iol:邏輯閘輸出為低電平時的負載電流(為灌電流)。

8:iih:邏輯閘輸入為高電平時的電流(為灌電流)。

9:iil:邏輯閘輸入為低電平時的電流(為拉電流)。

閘電路輸出極在整合單元內不接負載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的ttl、cmos、ecl門分別稱為集電極開路(oc)、漏極開路(od)、發射極開路(oe),使用時應審查是否接上拉電阻(oc、od門)或下拉電阻(oe門),以及電阻阻值是否合適。對於集電極開路(oc)門,其上拉電阻阻值rl應滿足下面條件:

(1): rl < (vcc-voh)/(n*ioh+m*iih)

(2):rl > (vcc-vol)/(iol+m*iil)

其中n:線與的開路門數;m:被驅動的輸入端數。

:常用的邏輯電平

·邏輯電平:有ttl、cmos、lvttl、ecl、pecl、gtl;rs232、rs422、lvds等。

·其中ttl和cmos的邏輯電平按典型電壓可分為四類:5v系列(5v ttl和5v cmos)、3.3v系列,2.5v系列和1.8v系列。

·5v ttl和5v cmos邏輯電平是通用的邏輯電平。

·3.3v及以下的邏輯電平被稱為低電壓邏輯電平,常用的為lvttl電平。

·低電壓的邏輯電平還有2.5v和1.8v兩種。

·ecl/pecl和lvds是差分輸入輸出。

·rs-422/485和rs-232是串列埠的介面標準,rs-422/485是差分輸入輸出,rs-232是單端輸入輸出。

一點補充:rs-232c採用的是負邏輯,即邏輯「1」:-5v至-15v; 邏輯「0」:+5v至+15v。

而cmos電平為:邏輯「1」:4.99v; 邏輯「0」:0.01v;

ttl電平的邏輯「1」和「0」則分別為2.4v和0.4v。

NPN是高電平導通,PNP是低電平導通嗎

發射結正偏,集電結反偏時處於放大狀態。發射結正偏,集電結正偏時處於飽和狀態。npn基極高於發射極電壓是導通,pnp發射極電壓高於基極電壓時導通。一般是高於0.6v。三極體只是晶體bai管的一種,電晶體包括二du極管 三極體 場效zhi應管 達dao林頓管等等 b是三極體的基極,c是集電極,e是發射極...

數位電路中裡的高電平和低電平,數位電路中,方框裡面寫著 1的是什麼閘電路

理想的數位電路電平是這樣的 輸入小於1 2vcc 電源電壓 就是低電平,反之是高電內平。實際的器件是做不到容 的,也不實用,如果輸入電壓在1 2vcc附近有干擾,就會發生錯誤的輸入訊號。現在常用的是 ttl數位電路電源是5v,2.7v 高電平 5v,0v 低電平 1.3v。cmos數位電路電源電壓一...

三八編碼器電路里低電平有效是什麼意思

在74hls138裡的8個輸出介面是加了反相器 就是你看到的小圓圈 的輸出口,也就是把高回電平變成低電平,答低電平變成高電平 平時8個口是高電平的,當輸入端的abc三個口輸入一組編碼電壓即選擇輸出口訊號後,被選中的口電平變低,由1變成0,再進過反相器,就變成高電平了,就有輸出訊號了。一樓回答的很正確...